Intel Celeron / Celeron D (Socket 478) |
---|
Núcleo Intel | Nº de pines, bus, multiplicado y voltaje | Socket | Caché L1/L2x | Transistores |
---|
Celeron-1.7G MMX SSE SSE2 (Willamette) Mayo 15, 2002 - {$83} | 478 pines 1700MHz (100x17) (Bus de 64 bits quadpumped) 1.75v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 42 millones 0.18µm ancho 217mm² área |
Celeron-1.8G MMX SSE SSE2 (Willamette) Junio 12, 2002 - {$103} | 478 pines 1800MHz (100x18) (Bus de 64 bits quadpumped) 1.75v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 42 millones 0.18µm ancho 217mm² área |
|
Celeron-1.6G MMX SSE SSE2 (Nothwood-128) Noviembre, 2004 | 478 pines 1600MHz (100x8) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-1.8G MMX SSE SSE2 (Nothwood-128) Noviembre, 2004 | 478 pines 1800MHz (100x9) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.0G MMX SSE SSE2 (Nothwood-128) Septiembre 18, 2002 - {$103} | 478 pines 2000MHz (100x20) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.1G MMX SSE SSE2 (Nothwood-128) Noviembre 20, 2002 - {$89} | 478 pines 2100MHz (100x21) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.2G MMX SSE SSE2 (Nothwood-128) Noviembre 20, 2002 - {$103} | 478 pines 2200MHz (100x22) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.3G MMX SSE SSE2 (Nothwood-128) Marzo 31, 2003 - {$117} | 478 pines 2300MHz (100x23) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.4G MMX SSE SSE2 (Nothwood-128) Marzo 31, 2003 - {$127} | 478 pines 2400MHz (100x24) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.5G MMX SSE SSE2 (Nothwood-128) Junio 25, 2003 - {$89} | 478 pines 2500MHz (100x25) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.6G MMX SSE SSE2 (Nothwood-128) Junio 25, 2003 - {$103} | 478 pines 2600MHz (100x26) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.7G MMX SSE SSE2 (Nothwood-128) Septiembre 24, 2003 - {$104} | 478 pines 2700MHz (100x27) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.8G MMX SSE SSE2 (Nothwood-128) Noviembre 5, 2003 - {$117} | 478 pines 2800MHz (100x28) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
Celeron-2.9G MMX SSE SSE2 (Nothwood-128) [no comercializado] | 478 pines 2900MHz (100x29) (Bus de 64 bits quadpumped) 1.475v o 1.5v o 1.525v | Socket 478 | 8KB datos (4-vías) 12k µoperaciones (8-vías) 128KB L2 unificada integrada (8-vías) * 4GB cacheable | 55 millones 0.13µm ancho 131mm² área |
|
Celeron D-310 MMX SSE SSE2 SSE3 (Prescott) [ ? ] | 478 pines 2133MHz (133x16) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-315 MMX SSE SSE2 SSE3 (Prescott) 2005? | 478 pines 2266MHz (133x17) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-320 MMX SSE SSE2 SSE3 (Prescott) Junio 24, 2004 - {$69} | 478 pines 2400MHz (133x18) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-325 MMX SSE SSE2 SSE3 (Prescott) Junio 24, 2004 - {$79} | 478 pines 2533MHz (133x19) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-330 MMX SSE SSE2 SSE3 (Prescott) Junio 24, 2004 - {$89} | 478 pines 2666MHz (133x20) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-335 MMX SSE SSE2 SSE3 (Prescott) Junio 24, 2004 - {$117} | 478 pines 2800MHz (133x21) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-340 MMX SSE SSE2 SSE3 (Prescott) Septiembre 22, 2004 - {$117} | 478 pines 2933MHz (133x22) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-345 MMX SSE SSE2 SSE3 (Prescott) Noviembre 23, 2004 - {$117} | 478 pines 3066MHz (133x23) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |
Celeron D-350 MMX SSE SSE2 SSE3 (Prescott) Junio 27, 2005 | 478 pines 3200MHz (133x24) (Bus de 64 bits quadpumped) 1.4v | Socket 478 | 16KB datos (8-vías) 12k µoperaciones (8-vías) 256KB L2 unificada integrada (4-vías) * 4GB cacheable | 125 millones 0.09µm ancho 112mm² área |