AMD desveló el 13 de octubre el diseño y los detalles tecnológicos de su inminente
procesador K7(TM), el procesador de séptima generación
que se sumará a la familia de los K6®.
"Estamos contentos de dar a la industria un primer vistazo de nuestro procesador
de séptime generación. Todas el nuevo diseño del AMD K7 se caracteriza por un conjunto
de nuevas características tecnológicas, incluyendo el primer bus de 200 MHz y la
capacidad de coma flotante más avanzada ofrecida en un procesador x86", dijo S. Atiq
Raza, vicepresidente ejecutivo de AMD y oficial técnico jefe.
El procesador AMD-K7(TM) compatible con Microsoft®
Windows® con tecnología 3DNow!(TM), ofrece
características de un diseño de séptima generación que se distingue de sus versiones
precias de procesadores de PC. Estas innovaciones incluyen una arquitectura superescalar
optimizada para altas frecuencias de reloj, una unidad de coma flotante superescalar, 128
kb. de memoria caché de primer nivel (L1), un interfaz de caché programable de segundo
nivel, y un interfaz de bus de sistema de 200 MHz compatible con Alpha EV6 con
soporte para multiprocesamento escalar.
Se espera que el procesador AMD K7 esté disponible en la primera mitar de 1999 y se
planea que opere a velocidades de reloj más rápidas que 500 MHz, basada en la
tecnología de proceso de AMD de 0,25 micras. El procesador AMD-K7 influenciará en la
infraestructura existente física y mecánica de los PCs.
La microarquitectura del AMD-K7 se reveló en el decimonovemo Microprocessor Forum por
Dirk Meyer, director de la ingeniería del equipo de diseño del AMD-K7, basado en Austin,
Texas. Realizado un año más en el Fairmont Hotel en San José, California, el
Microprocessor Forum es la reunión técinica de microprocesadores más prestigiosaEl
procesador actuEl procesadorppara a technology offers seventh-generation design features
that distinguish it from previous generations of PC processors. These innovations include
a nine-issue superscalar microarchitecture optimized for high clock frequency, a
superscalar pipelined floating point unit, 128KB of on-chip level one (L1) cache, a
programmable high-performance backside L2 cache interface, and a 200 MHz Alpha
EV6-compatible system bus interface with support for scalable multiprocessing.
The AMD-K7 processor is expected to be available in the first half of 1999 and is
planned to operate at clock frequencies faster than 500 MHz, based on AMD's 0.25-micron
process technology. The AMD-K7 processor will leverage existing physical and mechanical PC
infrastructure.
The AMD-K7 microarchitecture was disclosed at the eleventh annual Microprocessor Forum
by Dirk Meyer, director of engineering for the AMD-K7 design team, based in Austin, Texas.
Held each year at the Fairmont Hotel in San Jose, California, Microprocessor Forum is the
microprocessor industry's most prestigious technical gathering.